51
Dev开发社区
首页
文章
问答
工具
搜索
登录
注册
#HCLK
FCLK、HCLK、PCLK
一,PLL S3C2440CPU主频可达400MHz,开发板上的外接晶振为12M,通过时钟控制逻辑的PLL(phase locked loop,锁相环电路)来倍频这个系统时钟。2440有两个PLL(phase locked loop)...
代码星球
·
2021-01-24
FCLK
HCLK
PCLK
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他